enEN
logo

hurtownia części elektronicznych


Strona Główna > Mikrokontrolery i pamięci > Mikrokontrolery MICROCHIP (Wyświetlane: 1-10 z 1890 elementów)

Mikrokontrolery MICROCHIP

Liczba elementów na stronie:
Pokaż pozycje:

PICAC164110

Pozycja dostępna na zamówienie

AC164110 RJ11 to ICSP adapter



M DM303008

Pozycja dostępna na zamówienie

DM303008

KEELOQ3 eval. kit
Development Kit (with PICkit 3)

PIC30f101020esoDS

Pozycja dostępna na zamówienie

dsPIC30F1010-20E/SO

6kB-FLASH 256B-RAM 21I/O 3÷5.5V 20MIPS 2xtimer 6ADC SPI/I2C/UART -40÷125°C

PIC30f101020espDS

Pozycja dostępna na zamówienie

dsPIC30F1010-20E/SP

6kB-FLASH 256B-RAM 21I/O 3÷5.5V 20MIPS 2xtimer 6ADC SPI/I2C/UART -40÷125°C

PIC30f101030ispDS

Pozycja dostępna na zamówienie

dsPIC30F1010-30I/SP

6kB-FLASH 256B-RAM 21I/O 3÷5.5V 30MIPS 2xtimer 6ADC SPI/I2C/UART -40÷85°C

PIC30f201020emmgD

Pozycja dostępna na zamówienie

dsPIC30F2010-20E/MM

12kB-FLASH 512B-RAM 1kB-EE 20I/O 2.5÷5.5V 20MIPS 6ADC SPI/I2C/UART/QEI -40÷125°C

PIC30f201030isoDS

Pozycja dostępna na zamówienie

dsPIC30F2010-30I/SO

12kB-FLASH 512B-RAM 1kB-EE 20I/O 2.5÷5.5V 30MIPS 6ADC SPI/I2C/UART/QEI -40÷85°C

PIC30f201030ispDS

Pozycja dostępna na zamówienie

dsPIC30F2010-30I/SP

12kB-FLASH 512B-RAM 1kB-EE 20I/O 2.5÷5.5V 30MIPS 6ADC SPI/I2C/UART/QEI -40÷85°C

PIC30f201130ipDS

Pozycja dostępna na zamówienie

dsPIC30F2011-30I/P

12kB-FLASH 1kB-RAM 12I/O 2.5÷5.5V 30MIPS 8ADC SPI/I2C/UART -40÷85°C

PIC30f201130i/so

Pozycja dostępna na zamówienie

dsPIC30F2011-30I/SO

12kB-FLASH 1kB-RAM 12I/O 2.5÷5.5V 30MIPS 8ADC SPI/I2C/UART -40÷85°C

Dostępne są mikrokontrolery firmy Microchip różnego typu. Jeden z nich (PIC18f25k22i/sp) wyposażony jest w procesor RISC o wysokiej wydajności. Cechuje go  

  • architektura zoptymalizowana dla kompilatora C,
  • do 1024 bajtów pamięci EEPROM,
  • do 16 MIPS operacji,
  • poziomy priorytetów dla przerwań,
  • bardzo niskie zapotrzebowanie na prąd (tryb uśpienia: 20 nA, Watchdog: 300 nA). 

Inny model (PIC24fj64ga002isp) charakteryzuje się zmodyfikowaną architekturą harvardzką. Cechuje go ponadro: 

  • do 16 MIPS operacji @ 32 MHz,
  • zbiór instrukcji architektury zoptymalizowany dla kompilatora C z 76 bazowymi instrukcjami i elastycznymi trybami adresowania.

Chip oferuje także dwie jednostki generujące adres do osobnego odczytywania i zapisywania danych z pamięci.